加入星計劃,您可以享受以下權(quán)益:

  • 創(chuàng)作內(nèi)容快速變現(xiàn)
  • 行業(yè)影響力擴散
  • 作品版權(quán)保護
  • 300W+ 專業(yè)用戶
  • 1.5W+ 優(yōu)質(zhì)創(chuàng)作者
  • 5000+ 長期合作伙伴
立即加入
  • 正文
    • 了解 Versal ACAP 如何簡化設計進程
    • 多計算引擎支持不同系統(tǒng)設計類型
    • 適用所有系統(tǒng)的設計流程
    • 系統(tǒng)設計時的考慮因素
  • 相關推薦
  • 電子產(chǎn)業(yè)圖譜
申請入駐 產(chǎn)業(yè)圖譜

用戶指南 | Versal ACAP:精簡設計進程的最佳實踐

2021/05/26
182
閱讀需 4 分鐘
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點資訊討論

隨著AI大數(shù)據(jù)、云計算等技術在各行各業(yè)廣泛應用

相應的設計結(jié)構(gòu)和設計內(nèi)容也變得日益復雜

目前的應用開發(fā)速度已無法滿足企業(yè)的需求

如何簡化設計進程,提高應用開發(fā)效率

成為當下亟需解決的問題

賽靈思 Versal 自適應計算加速平臺的設計方法論

是幫助精簡 Versal 器件設計進程的一整套最佳實踐

遵循這些步驟和最佳實踐進行操作

將有助于以最快且最高效的方式實現(xiàn)期望的設計目標

了解 Versal ACAP 如何簡化設計進程

多計算引擎支持不同系統(tǒng)設計類型

Versal ACAP 屬于異構(gòu)計算平臺,具有多個計算引擎。在 Versal ACAP 上可映射各種應用,包括對無線系統(tǒng)、機器學習推斷和視頻處理算法進行信號處理。除了多個計算引擎外,Versal ACAP 還可使用高速串行 I/O、片上網(wǎng)絡 (NoC)、 DDR4/LPDDR4 存儲器控制器和多重速率以太網(wǎng)介質(zhì)訪問控制器 (MRMAC) 來提供超高系統(tǒng)帶寬。Versal 器件分類為 Versal Prime 系列、Premium 系列和 AI Core 系列。

下圖顯示了每種 Versal 器件系列所支持的不同系統(tǒng)設計類型和設計流程。

圖:系統(tǒng)設計類型

適用所有系統(tǒng)的設計流程

系統(tǒng)設計方法論要求基于目標應用明確所有系統(tǒng)要求。其中包括識別具有正確特性(例如,DDRMC IP 數(shù)量、AI 引擎 等)的相應 Versal 器件。您還必須考量功耗和發(fā)熱要求。選擇相應的器件后,下一步即可著手系統(tǒng)設計,包括在器件上進行目標應用的軟硬件協(xié)同設計、系統(tǒng)驗證以及初始化和調(diào)試。 

為確保充分利用 Versal ACAP 中可用的多種多樣的計算元件,并使用最高效的實現(xiàn)流程,賽靈思建議采用下圖所示的系統(tǒng)設計方法論流程,此流程適用于所有系統(tǒng)設計類型。

圖:系統(tǒng)設計方法流程

系統(tǒng)設計時的考慮因素

合理可行的設計流程解決方案需要將各種關鍵變量考慮在內(nèi),在僅限硬件的系統(tǒng)設計中,關鍵注意事項之一設計中的數(shù)據(jù)流。通常這些設計都具有下列組件:

• 多個高速 I/O 接口 

• 內(nèi)部數(shù)據(jù)緩沖和存儲,具有由片上 RAM 和外部 DDR 存儲器組成的存儲器層級 

• 內(nèi)部數(shù)據(jù)處理邏輯 

對于能夠處理外部和內(nèi)部流量帶寬和時延要求的設計,為其創(chuàng)建 DDRMC-NoC 配置至關重要。賽靈思建議先執(zhí)行流量分析以評估并最終明確流量,然后再繼續(xù)執(zhí)行設計的整體集成和實現(xiàn)階段。除此以外,報告中還涵蓋了嵌入式系統(tǒng)設計值得考量的特殊注意事項,根據(jù)隨附的是嵌入式系統(tǒng)還是服務器系統(tǒng),每個步驟所面臨的難題也不盡相同。

相關推薦

電子產(chǎn)業(yè)圖譜

賽靈思(Xilinx)是 FPGA、可編程 SoC 及 ACAP 的發(fā)明者。旨在為所有需要處理海量數(shù)據(jù),復雜算法,超低延時的應用提供數(shù)字化加速驅(qū)動力,與客戶共同實現(xiàn)靈活應變,萬物智能的快速創(chuàng)新。