加入星計(jì)劃,您可以享受以下權(quán)益:

  • 創(chuàng)作內(nèi)容快速變現(xiàn)
  • 行業(yè)影響力擴(kuò)散
  • 作品版權(quán)保護(hù)
  • 300W+ 專業(yè)用戶
  • 1.5W+ 優(yōu)質(zhì)創(chuàng)作者
  • 5000+ 長期合作伙伴
立即加入

CXL

加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論
  • 打造異構(gòu)計(jì)算新標(biāo)桿!國數(shù)集聯(lián)發(fā)布首款CXL混合資源池參考設(shè)計(jì)
    打造異構(gòu)計(jì)算新標(biāo)桿!國數(shù)集聯(lián)發(fā)布首款CXL混合資源池參考設(shè)計(jì)
    領(lǐng)先的高速互聯(lián)芯片及方案設(shè)計(jì)廠商國數(shù)集聯(lián)發(fā)布業(yè)界首創(chuàng)的CXL混合資源池(Compute Express Link Hybrid Resource Pool ,以下簡稱“CHRP”)參考設(shè)計(jì)。該參考設(shè)計(jì)是首個(gè)支持異構(gòu)計(jì)算架構(gòu)的CXL硬件設(shè)備,標(biāo)志著CXL技術(shù)在數(shù)據(jù)中心領(lǐng)域迎來異構(gòu)計(jì)算新階段。 國數(shù)集聯(lián)基于FPGA與自主研發(fā)的CXL協(xié)議IP的先進(jìn)特性,可實(shí)現(xiàn)CPU、GPU、DDR、SSD、FPGA等多
  • 國數(shù)集聯(lián)發(fā)布業(yè)界首款CXL多級(jí)網(wǎng)絡(luò)交換機(jī),IB時(shí)代的顛覆者!
    國數(shù)集聯(lián)發(fā)布業(yè)界首款CXL多級(jí)網(wǎng)絡(luò)交換機(jī),IB時(shí)代的顛覆者!
    領(lǐng)先的高速互聯(lián)芯片及方案設(shè)計(jì)廠商國數(shù)集聯(lián)基于自主研發(fā)的CXL?(?Compute Express Link?)協(xié)議?IP,成功研發(fā)了業(yè)界第一款CXL多級(jí)網(wǎng)絡(luò)交換機(jī)(CXL Multi-level Networking Switch, 以下簡稱“CMNS”)參考設(shè)計(jì)。 CMNS無需外部網(wǎng)卡或光模塊即可實(shí)現(xiàn)機(jī)柜內(nèi)或相鄰機(jī)柜的網(wǎng)絡(luò)互聯(lián),提供超低延時(shí)和超低成本的高性能網(wǎng)絡(luò),適用于集群資源擴(kuò)展、高性能并行計(jì)
  • CXL技術(shù):全面升級(jí)數(shù)據(jù)中心架構(gòu)
    作為全球最大數(shù)據(jù)產(chǎn)生國之一,隨著數(shù)據(jù)規(guī)模的成倍增長,中國對(duì)更高性能數(shù)據(jù)中心的需求日益迫切。根據(jù)IDC Global DataSphere對(duì)每年數(shù)據(jù)產(chǎn)生量的預(yù)測(cè),全球數(shù)據(jù)量的復(fù)合年增長率(CAGR)將達(dá)到 21.2%,并在2022年至2026年期間增加一倍多。而中國的數(shù)據(jù)規(guī)模將從2022年的23.88ZB增長至2027年的76.6ZB,復(fù)合年增長率達(dá)到26.3%,成為全球生產(chǎn)數(shù)據(jù)最多的國家。這給當(dāng)今
  • AI時(shí)代,三星半導(dǎo)體最新的存儲(chǔ)解決方案將如何掀起創(chuàng)新協(xié)作浪潮
    AI時(shí)代,三星半導(dǎo)體最新的存儲(chǔ)解決方案將如何掀起創(chuàng)新協(xié)作浪潮
    3月20日,2024年CFMS閃存市場(chǎng)峰會(huì)在深圳前海舉行,全球存儲(chǔ)產(chǎn)業(yè)鏈及終端應(yīng)用企業(yè)匯聚于此,共同探討新市場(chǎng)形勢(shì)下的新機(jī)遇。連月來,由于大廠減產(chǎn)及拉漲效果漸顯,存儲(chǔ)市場(chǎng)價(jià)格錄得連續(xù)上漲。不過,價(jià)格上漲背后,存儲(chǔ)市場(chǎng)供需關(guān)系仍不明確。
  • 面向下一代數(shù)據(jù)中心的全新CXL 3.1控制器IP
    面向下一代數(shù)據(jù)中心的全新CXL 3.1控制器IP
    人工智能的快速發(fā)展正在引發(fā)數(shù)據(jù)中心的深入變革;計(jì)算密集型工作負(fù)載對(duì)CPU、加速器和存儲(chǔ)之間的低延遲、高帶寬連接提出了前所未有的高要求。Compute Express Link?(CXL?)互連技術(shù)為數(shù)據(jù)中心的性能和效率提升開辟了新的途徑。 面對(duì)日益復(fù)雜的AI工作負(fù)載,數(shù)據(jù)中心各組件之間的高效通信變得至關(guān)重要。CXL通過提供低延遲、高帶寬的連接來滿足這一需求,從而提高整體內(nèi)存和系統(tǒng)性能。 數(shù)據(jù)中心內(nèi)