加入星計劃,您可以享受以下權(quán)益:

  • 創(chuàng)作內(nèi)容快速變現(xiàn)
  • 行業(yè)影響力擴散
  • 作品版權(quán)保護
  • 300W+ 專業(yè)用戶
  • 1.5W+ 優(yōu)質(zhì)創(chuàng)作者
  • 5000+ 長期合作伙伴
立即加入
  • 正文
    • 01、前言
    • 02、晶振電路常見問題分析
    • 03、晶振電路PCB布局
  • 推薦器件
  • 相關(guān)推薦
  • 電子產(chǎn)業(yè)圖譜
申請入駐 產(chǎn)業(yè)圖譜

學(xué)廢晶振系列最終章:晶振電路常見問題分析以及PCB布局講解

08/13 13:37
1597
閱讀需 4 分鐘
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點資訊討論

01、前言

關(guān)于晶振電路的選型計算,計劃用3篇文章詳細講解,這是三篇文章的最后一篇,前兩篇文章分享了晶振的類型,負載電容的選型,晶振和MCU匹配度的計算方法,作為晶振系列文章的最后一篇,本篇文章會著重介紹一下晶振的常見問題原因分析,還有就是比較重要的PCB布局講解。

02、晶振電路常見問題分析

1)晶振過驅(qū)動:

所謂過驅(qū)動,就是晶振的實際工作電壓以及電流過大,功耗過高。晶振出現(xiàn)過驅(qū)動會導(dǎo)致輻射干擾更大,功耗增加,工作不穩(wěn)定,甚至導(dǎo)致晶振物理損壞。低頻晶振容易出現(xiàn)這些問題,因為高頻晶振的功耗相對較大,換句話說就是工作電流比較大,不容易出現(xiàn)這些問題。假設(shè)晶振的峰值電壓接地電源電壓VDD,可以用如下公式估算晶振的功耗(R1是晶振等效串聯(lián)電阻):

VDD一般來說就是電源電壓,CL和C0分別是晶振的負載電容和寄生電容,但是有些晶振有ALC(幅度限制控制)功能,這個時候VDD電壓就不是電源電壓,VDD應(yīng)該用晶振能獲得的最大電壓幅度來替代:大概是400-600mV。當(dāng)環(huán)境溫度降低或者供電電壓過大時會出現(xiàn)過驅(qū)動的風(fēng)險,所以晶振的實際功耗需要留有余量。

通過上面的公式我們可以知道,降低晶振功耗的方法:

1.選用R1(ESR)更低的晶振。

2.減小負載電容Cl,但是此方法會導(dǎo)致晶振頻率增大,所以要慎重。

3.增大限流電阻Rs。

2)啟動時間過長

一般來說低頻晶振更容易產(chǎn)生此類問題,原因可能是環(huán)路增益不夠,也可能和供電電源的電壓上升時間(穩(wěn)定時間)有關(guān)系。

3)溫度和電壓問題

一般來說高溫和低電壓條件下,晶振容易發(fā)生低環(huán)路增益和啟動時間慢或者不啟動。低溫和高電壓條件下容易發(fā)生增益過大,過驅(qū)動,損壞晶振,更容易受到諧波影響出現(xiàn)震蕩,甚至停止工作,所以要注意負載電容一定要選用NP0或C0G類型的陶瓷電容,溫度穩(wěn)定性更高。

03、晶振電路PCB布局

1)晶振電路最好刷三防漆,減小水分,灰塵,溫濕度對晶振電路的影響。

2)MCU電源要穩(wěn)定,要做好濾波(去耦電容),這樣可以降低晶振電路的信噪比。

3)晶振距離MCU越近越好,晶振電路外圍加地環(huán)路。

4)高頻信號線要遠離晶振電路。

5)晶振電路下方要單獨鋪地(雙層板),然后和MCU的地相連。多層板有完整地平面,只需加地環(huán)路即可。如果晶振是金屬封裝,鋪地時,注意不要短路。

有問題歡迎在評論區(qū)留言交流哦!

推薦器件

更多器件
器件型號 數(shù)量 器件廠商 器件描述 數(shù)據(jù)手冊 ECAD模型 風(fēng)險等級 參考價格 更多信息
5-2301994-9 1 TE Connectivity (5-2301994-9) RJ45 JACK INT.MAG. 10/100 LED 1X1

ECAD模型

下載ECAD模型
$5.37 查看
501568-0307 1 Molex 3 CONTACT(S), MALE, RIGHT ANGLE TWO PART BOARD CONNECTOR, SURFACE MOUNT, ROHS COMPLIANT

ECAD模型

下載ECAD模型
$0.58 查看
0050579404 1 Molex Board Connector, 4 Contact(s), 1 Row(s), Female, Crimp Terminal, ROHS AND REACH COMPLIANT
$0.71 查看

相關(guān)推薦

電子產(chǎn)業(yè)圖譜